[
]
Рассматривается широкий круг вопросов, связанных с изучением, проектированием и применением цифровых элементов, узлов и устройств, микросхемы которых являются основой для реализации различных средств обработки информации - ЭВМ, систем цифровой автоматики, телекоммуникаций, измерений и др. Описывается использование в схемотехнике стандартных элементов, типовых функциональных узлов и микросхем программируемой логики, которые, согласно прогнозам, в ближайшие годы произведут в цифровой схемотехнике такой же переворот, как микрокомпьютеры в 70-е гг. Приведены структуры и схемотехника полупроводниковых запоминающих устройств, простых микропроцессоров и БИС/СБИС микропроцессорных комплектов. Изложена методика как "ручных", так и автоматизированных методов проектирования цифровых узлов и устройств. Для студентов технических вузов и техникумов, а также специалистов, работающих в области создания цифровой аппаратуры.
Название: Цифровая схемотехника Автор: Угрюмов Е. П. Издательство: БХВ-Петербург Год: 2000 Страниц: 528 Формат: PDF Размер: 21,9 МБ ISBN: 5-8206-0100-9 Качество: Отличное
Содержание:
Предисловие Введение Глава 1. Схемотехнические проблемы построения цифровых узлов и устройств §1.1. Простейшие модели и система параметров логических элементов §1.2. Типы выходных каскадов цифровых элементов §1.3. Паразитные связи цифровых элементов по цепям питания. Фильтрация питающих напряжений в схемах ЦУ §1.4. Передача сигналов в цифровых узлах и устройствах. Помехи в сигнальных линиях. Сигнальные линии повышенного качества §1.5. Вспомогательные элементы цифровых узлов и устройств §1.6. О некоторых типовых ситуациях при построении узлов и устройств на стандартных ИС Глава 2. Функциональные узлы комбинационного типа §2.1. Введение в проблематику проектирования ЦУ комбинационного типа §2.2. Двоичные дешифраторы §2.3. Приоритетные и двоичные шифраторы. Указатели старшей единицы §2.4. Мультиплексоры и демультиплексоры §2.5. Универсальные логические модули на основе мультиплексоров §2.6. Компараторы §2.7. Схемы контроля §2.8. Сумматоры §2.9. Арифметико-логические устройства и блоки ускоренного переноса.. §2.10. Матричные умножители Глава 3. Функциональные узлы последовательностного типа (автоматы с памятью) §3.1. Триггерные устройства (элементарные автоматы). Классификация. Основные сведения §3.2. Схемотехника триггерных устройств §3.3. Аномальные состояния триггеров §3.4. Применение триггеров в схемах ввода и синхронизации логических сигналов §3.5. Введение в проблематику и методику проектирования автоматов с памятью §3.6. Синхронизация в цифровых устройствах §3.7. Регистры и регистровые файлы §3.8. Основные сведения о счетчиках. Двоичные счетчики §3.9. Двоично-кодированные счетчики с произвольным модулем §3.10. Счетчики с недвоичным кодированием §3.11. Полиномиальные счетчики Глава 4. Запоминающие устройства §4.1. Основные сведения. Система параметров. Классификация §4.2. Основные структуры запоминающих устройств §4.3. Запоминающие устройства типа ROM (M), PROM, EPROM, EEPROM §4.4. Флэш-память §4.5. Использование программируемых ЗУ для решения задач обработки информации §4.6. Статические запоминающие устройства §4.7. Динамические запоминающие устройства - базовая структура §4.8. Динамические запоминающие устройства повышенного быстродействия §4.9. Регенерация данных в динамических запоминающих устройствах §4.10. Заключительные замечания Глава 5. Микропроцессорные БИС/СБИС и их применение в микропроцессорных системах §5.1. Микропроцессорные комплекты БИС/СБИС. Структура и функционирование микропроцессорной системы. Микроконтроллеры §5.2. Управление памятью и внешними устройствами. Построение модуля памяти §5.3. Микропроцессор серии 1821 (Intel 8085A) §5.4. Схемы подключения памяти и внешних устройств к шинам микропроцессорной системы Глава 6. Интерфейсные БИС/СБИС микропроцессорных комплектов §6.1. Интерфейсы микропроцессорных систем §6.2. Шинные формирователи и буферные регистры §6.3. Параллельные периферийные адаптеры §6.4. Программируемые связные адаптеры §6.5. Программируемые контроллеры прерываний §6.6. Контроллеры прямого доступа к памяти §6.7. Программируемые интервальные таймеры Глава 7. Программируемые логические матрицы, программируемая матричная логика, базовые матричные кристаллы §7.1. Вводные замечания §7.2. Программируемые логические матрицы и программируемая матричная логика (ПЛМ и ПМЛ) §7.3. Базовые матричные кристаллы (вентильные матрицы с масочным программированием) Глава 8. Современные и перспективные БИС/СБИС со сложными программируемыми и репрограммируемыми структурами (FPGA, CPLD, FLEX, SOC и др.) §8.1. Общие сведения §8.2. Программируемые пользователем вентильные матрицы (FPGA) §8.3. Сложные программируемые логические схемы (CPLD) и СБИС программируемой логики смешанной архитектуры (FLEX и др.) §8.4. СБИС программируемой логики типа "система на кристалле" §8.5. Параметры и популярные семейства СБИС программируемой логики §8.6. Интерфейс JTAG. Периферийное сканирование. Программирование в системе (ISP). Конфигурирование СБИС ПЛ Глава 9. Методика и средства проектирования цифровых устройств §9.1. Общие сведения §9.2. Пример "ручного" проектирования цифрового устройства с использованием программируемой матричной логики (ПМЛ) §9.3. Методика и средства автоматизированного проектирования цифровых устройств §9.4. Пример автоматизированного проектирования цифрового устройства с использованием языков описания аппаратуры Глоссарий Дополнение. Словарь иностранных сокращений и терминов Принятые сокращения Литература Предметный указатель
Все материалы размещенные на сайте //gigabyt.at.ua/ пренадлежат их владельцам и предоставляются исключительно в ознакомительных целях. Администрация ответственности за содержание материала не несет и убытки не возмещает. По истечении 24 часов материал должен быть удален с вашего компьютера. Незаконная реализация карается законами РФ и Украины: "Об авторском и смежном праве". При копировании материала, ссылка на сайт обязательна!